NI LabVIEW 和 LabVIEW FPGA 模块为 NI Reconfigurable I/O (RIO) 硬件目标上的 FPGA 设备提供图形化开发。用户可以创建嵌入式 FPGA VI,将直接访问 I/O 与用户定义的 LabVIEW 逻辑相结合,以定义自定义硬件。
虽然 LabVIEW 是 FPGA 编程的有效工具,但用户可能拥有现有的硬件描述语言 (HDL) 知识产权 (IP),他们必须将其集成到他们的 NI FlexRIO 硬件应用程序中。这样做有三个选项。一个选项是 IP 集成节点。该节点为 HDL IP 和 Xilinx CORE Generator XCO 文件提供了一个简单的内联接口。它具有自动 LabVIEW 接口生成功能,并能够为主机执行生成周期准确的仿真模型。使用新功能,用户可以在主机上运行他们的 LabVIEW FPGA VI,以确保在为 FPGA 编译之前确保功能正常
PXI-1033
PXI-1036
PXI-1042
PXI-1042Q
PXI-1044.
PXI-1045
PXIe-1062Q
PXIe-1065
PXIe-1066DC
PXle-1071
PXIe-1073
PXIe-1075
PXIe-1078
PXIe-1082
PXIe-1082DC
PXIe-1084
PXIe-1085
PXIe-1085
PXIe-1086
PXle-1092
PXle-1095
PXI-5404
PXI-5406
PXI-5412
PXI-5412
PXI-5412
PXI-5421
PXI-5422
PXI- 5441
PXIe-5413
PXIe-5423
PXIe-5433
PXIe-5442
PXIe-5450
PXIe-5451
PC1-6110
PC1-6111
PC1-6115
PC1-6120
PC1-6122
PC1-6123
PCI-6143
PCI-6154
PCI-6221
PC1-6225
PCI-6229
PCI-6255
PCI-6280
PC1-6281
PC1-6284
PC1-6289
PCle-6320
PCle-6321
PCle-6323
PCle-6341
PCle-6343
PCle-6346
PCle-6351
PCle-6353
PCle-6361
PCle-6363
PCle-6374
PCle-6376